A.統(tǒng)一數(shù)據(jù)模型和統(tǒng)一設(shè)計(jì) B.版本控制 C.協(xié)同設(shè)計(jì) D.PCB.FPGA.嵌入式各個(gè)設(shè)計(jì)域的多樣化
A.檢查原理圖符號(hào)與PCB封裝是否匹配 B.檢查是否有重復(fù)的元件位號(hào)和UniqueID.保證項(xiàng)目中元件的唯一性 C.檢查元件是否有重合的焊盤和封裝,是否有短路銅皮、鏡像元件等 D.檢查元件是否與項(xiàng)目中的設(shè)計(jì)規(guī)則有沖突
A.為網(wǎng)絡(luò)命名有意義的標(biāo)號(hào)并組合相關(guān)聯(lián)的信號(hào) B.需要多原理圖完成一個(gè)設(shè)計(jì)時(shí),應(yīng)使用多張?jiān)韴D平面化拼接的設(shè)計(jì)方法 C.應(yīng)盡可能復(fù)用電路模塊 D.應(yīng)使用標(biāo)注和指示來(lái)規(guī)定設(shè)計(jì)意圖及約束信息