試分析圖所示時(shí)序邏輯電路的邏輯功能,列出狀態(tài)轉(zhuǎn)換真值表,畫出狀態(tài)轉(zhuǎn)換圖和時(shí)序圖。
設(shè)圖(a)所示電路的初始狀態(tài)Q1=Q2=0,輸入信號(hào)及CP端的波形如圖(b)所示,試畫出Q1、Q2的波形圖。
根據(jù)給定輸入波形和電路圖,可畫出兩個(gè)觸發(fā)器輸出端Q1、Q2的波形如圖所示。
設(shè)計(jì)一個(gè)1位十進(jìn)制數(shù)指示器,輸入為8421BCD碼,當(dāng)輸入數(shù)值大于5時(shí)輸出為1。要求采用兩種方法實(shí)現(xiàn):
(1)用邏輯門設(shè)計(jì)電路;
(2)用VHDL設(shè)計(jì)電路。
(1)用邏輯門設(shè)計(jì)電路設(shè)輸入的8421BCD碼用ABCD表示,Y為輸出。
(2)用VHDL設(shè)計(jì)電路