A.原圖G中w< J的邊在J階展開GJ中生成J-w條無(wú)延遲的邊和w條延遲為1的邊B.原圖G中w< J的邊在J階展開GJ中生成J-w條延遲為1的邊和w條無(wú)延遲的邊C.原圖G中w< J的邊在J階展開GJ中生成J條延遲為1的邊D.原圖G中w< J的邊在J階展開GJ中生成J條無(wú)延遲的邊
假設(shè)加法器延時(shí)為1u.t.,乘法器延時(shí)為2u.t.,如圖所示電路的迭代邊界為()。
A.7B.9/2C.7/3D.5
假設(shè)加法器延時(shí)為1u.t.,乘法器延時(shí)為2u.t.,如圖所示電路的關(guān)鍵路徑的延時(shí)為()。
A.8B.7C.6D.5